基于STRATIX EP1S25的数字下变频器

基于STRATIX EP1S25的数字下变频器

一、一种基于STRATIX EP1S25的数字下变频器(论文文献综述)

段明远[1](2014)在《某型HF通信设备SDR技术应用研究与实现》文中研究指明随着软件无线电技术的兴起和数字信号处理芯片的飞速发展,发展我军的射频数字化设备已成为必然。短波数字化接收/激励器的概念是设备的数字化部分由中频部分延伸至射频部分。短波数字化接收激励器的工作原理分为接收和激励两个方面。接收方面:采用一个高中频的接收方案,将接收的230MHz的射频信号变换成中频信号;采用中频数字化处理技术将中频调制、组帧、传输、解帧、解调成音频信号。激励方面:采用零中频的方案,采样3KHz内的音频信号,经过采样、调制、组帧、传输、解帧、解调、调制成230MHz射频信号。本文首先简要介绍了论文的选题背景,然后着重讨论了研究数字化接收/激励器的必要性、目的和意义。其次,给出短波接收/激励器的总体设计思想,然后根据数字式接收/激励器设计的基本理论,构建了硬件平台,给出了软件设计思想,阐述了关键器件;研究了零中频技术的设计方法和技术难点,给出了实施的效果;介绍了平台的SSB、AM、CW、信号电平估计、AGC控制、判决反馈均衡器的设计方法及接收激励器的控制台。最后,通过对HF收发信机的研究,提高了短波接收/激励器的数字化程度,改变了过去数字化设备必须经过中频然后模拟搬移到射频的传统模式,实现了直接从基带信号经数字化处理到射频。研制的数字化接收激励器,功能完备;性能指标符合技术规格书要求。本设计的优点主要有:整个设备采用了一个高中频接收和发零中频的方案,简化了电路,减少组合频率,提高了指标;数字中LVDS总线传输技术的运用提高了数字化程度;数字中频的正交调制、解调技术,提高了抗干扰能力;通过差分总线对本接收/激励器进行控制,改变了传统的离散线控制的方式,提高了抗干扰性能;整个设备的功能完全由软件控制,调试简便,不仅增强了设备的灵活性,而且缩短了升级周期,降低了升级成本。本文所研制的短波数字化接收/激励器性能较优,并且已经应用于实践。

辛艳[2](2011)在《基于FPGA的TD-SCDMA数字基站中频接收机的研究》文中提出随着现代移动通信系统的发展,第三代移动通信即3G技术已经开始大范围的普及,本课题研究的项目就是为了适应现代高速发展的移动通信要求,基于软件无线电理论,针对TD-SCDMA基站标准,研究并设计了一种基于FPGA的数字中频接收机系统。本设计以目前国外主流数字下变频产品的设计思想和技术细节,研究了数字中频接收机的基本原理和实现方法。论文首先描述了数字中频接收机的相关背景及国内外数字接收机的发展状况;对软件无线电理论中比较重要的数字中频接收技术的理论基础—信号采集理论和多抽样率信号处理理论进行了细致的探讨;然后设计了TD-SCDMA数字基站中频接收机的结构,包括高速数据采集、数字下变频器和自动增益环路,高速数据采集是设计的模数转换器即A/D的设计,数字下变频器包括数控振荡器(NCO)、级联积分梳状(CIC)滤波器、半带(HB)滤波器及有限脉冲响应(FIR)滤波器四个主要部分,自动增益环路设计的是由自动增益控制电路、重采样滤波器和坐标变换组成,还对各部分进行MATLAB仿真,并且在Quartus II软件编译平台和ModelSim仿真平台进行联合仿真;最后对基于FPGA的硬件电路系统进行综合测试。

韩雪[3](2010)在《基于FPGA的相控天线阵控制电路的设计与实现》文中认为随着卫星直播技术的发展,移动卫星电视接收系统的研究得到广泛关注,相控阵凭借其波束指向灵活,具有良好的方向性和能无惯性快速扫描的优点,成为移动卫星电视接收系统的一种重要天线形式。本文设计了可用于移动卫星电视接收的相控天线阵控制电路,主要包括数字下变频模块和相位控制模块。相控天线阵控制电路是通过控制移相器,来改变天线阵的相位,从而达到改变波束指向的目的。控制电路的仿真是基于Altera公司的FPGA芯片实现的。数字下变频模块主要完成将高速率输入信号下变频到低速率基带信号的功能。数字下变频模块包括可编程下变频模块、CIC滤波器模块、HB滤波器模块和FIR滤波器模块四部分。为了达到高集成度,减少芯片资源占有率,本文采用了CORDIC算法实现可编程下变频模块,减少了乘法器和查找表的使用。HB滤波器模块和FIR滤波器模块都采用了分布式算法来实现,减少了查找表的利用。其中HB和FIR滤波器都是高阶有限脉冲响应数字滤波器,带宽可达到6MHz。相位控制模块的设计是结合智能控制的思想,分为信号比较电路、扫描方向判断电路、电子扫描电路和扫描结果输出电路四部分。整个系统设计时都尽量少用FPGA的硬核资源,并且没有使用占用资源多,速度较慢的乘法器的使用,同时还采用了并行输入方式和流水线技术来提高电路的运行速度。

王伟,焦健,蔡鹤皋[4](2009)在《基于FPGA的扩频信号快速捕获电路设计与实现》文中研究说明针对扩频通信中长伪码序列的快速捕获问题,文中提出了一种基于FPGA的扩频信号快速捕获方法,来解决低信噪比条件下长伪码序列的捕获问题。该方法采用伪码100支路并行捕获的方案,从而大大减少的捕获所需的时间,有效地改善了系统的性能。同时,在Altera公司的Quartus Ⅱ软件中,使用硬件描述语言VHDL和原理图相结合的方法进行了电路的设计实现。最后,把电路下载到Altera公司的Stratix EP1S80B956C6芯片中完成调试,测试结果表明该方法具有较快的捕获速度和较好的捕获性能。

黄鹦[5](2009)在《软件无线电数字下变频组成模块的研究与分析》文中指出软件无线电以通用的可编程逻辑器件或数字信号处理器构建硬件平台,以软件方式实现不同应用功能,是当前移动通信领域的研究热点之一。其中心思想是:构造一个具有开放性、标准化、模块化的通用硬件平台,将各种功能用软件来完成,并使宽带A/D和D/A转换器尽可能靠近天线,把接收到的信号尽早数字化。鉴于目前器件水平的限制,现阶段尚无法对射频直接采样,只能采用中频化数字方案,通过数字下变频系统将数字中频信号转化为数字基带信号,再进行基带部分的数字信号处理,这就使得数字下变频成为软件无线电的关键技术之一。软件无线电DDC(数字下变频)系统作为前端ADC与后端通用DSP器件之间的桥梁,通过降低数据流的速率,把低速数据送给后端通用DSP器件进行处理,其性能的优劣将对整个软件无线电系统的稳定性产生直接影响。本文主要对软件无线电数字下变频的FPGA高效实现方法进行研究,重点完成了各组成模块的算法分析及算法优化,QUARTUSⅡ开发环境下的VHDL程序设计、时序仿真以及综合。仿真结果表明所采用的优化设计的思想和结构是正确的,同时又实现了提高运算效率与节约硬件资源的目标,为下一步系统级的设计与测试工作提供了重要的理论基础以及大量的前期准备。论文分析了国内外对于软件无线电数字下变频技术的研究背景及研究现状。阐述了数字下变频技术的理论基础,并在此基础上介绍了数字下变频电路的两种实现结构及相应特点。对目前典型的三种数字下变频硬件实现方式进行比较,并在此基础上得出了采用FPGA来实现数字下变频的原因与优势。对其中的数字下变频模块以及多速率转换滤波器组模块中的NCO、混频、CIC、HB的实现方法进行深入研究,对以上模块建立数学模型并进行MATALB仿真,优化各模块的性能。本文提出查表方式和CORDIC方式的NCO设计方法,并就基于CORDIC算法的NCO设计参数对于相关性能的影响进行了仔细分析;通过将两种设计FPGA实现的仿真和综合结果进行比对显示出CORDIC方式NCO设计的突出优势;在多速率转换滤波器组模块的设计中采用分布式算法(DA)来设计半带(HB)滤波器并对该算法进行优化,有效节约硬件逻辑资源,提高计算效率。

步麟[6](2009)在《双通道数字接收机的设计与实现》文中研究说明在电子对抗领域中,雷达信号的信息是信号分选、威胁识别、引导干扰的重要参数。面对日益复杂的电子战环境,要求必须在很宽的带宽范围内,对雷达信号进行快速、高精度的测量。传统的模拟接收机测量精度较低,已经无法满足实际的需要,而随着大规模集成电路的发展,宽带数字接收技术成为电子侦察的一个重要发展方向。同传统的模拟接收技术相比,数字接收机具有高分辨率、高可靠性、抗干扰能力强、灵活可变等许多优点。宽带、大动态范围、高灵敏度的数字接收机在电子对抗领域中有着广泛的应用前景。本文先介绍了数字化中频处理中的采样理论、正交混频解调、滤波抽取等基础理论。接着结合具体的课题要求,对系统算法设计,采样率选取等问题进行了详细分析,得出系统方案。在此基础上,介绍了中频数字采样单元和基于FPGA的数字下变频单元的具体设计。其中,采样单元的核心芯片是AD9230,本文对其具体电路设计作了详细说明。数字下变频单元采用FPGA,增加系统设计的灵活性,介绍了混频器模块、滤波器以及相位量化的具体实现,作为本设计使用的一个软件工具,重点介绍了使用QuartusⅡ进行滤波器的设计,程序的调试和记录。最后,对整个系统进行了测试,测试结果表明,本设计能正常工作,满足系统设计要求。

李木飞[7](2008)在《中频采样数字信号处理实现技术》文中指出在现代雷达系统中,数字化已经成为发展的必然趋势,接收机数字化是雷达系统数字化中的一项重要内容,对数字化接收机的研究具有重要的意义。随着数字化理论和微电子技术的迅速发展,数字中频接收技术日趋成熟。此外,为了解决雷达作用距离和距离分辨力之间的矛盾,脉冲压缩技术在现代雷达系统中被广泛应用。基于这两种技术的思想,本文对线性调频脉冲信号的中频数字化接收及其脉冲压缩处理系统的实现方案及技术进行研究,并对其进行了硬件的实现。本文首先对调频信号的中频数字化接收以及脉冲压缩的相关原理进行研究,包括信号采样理论、多数率数字信号处理理论、滤波器设计理论、FPGA硬件数字算法等理论;结合本文的应用需要,提出了适合于FPGA实现的数字化中频处理的系统方案,并对系统进行了Matlab仿真,以验证系统方案的可行性;根据系统指标,给出了线性调频信号中频数字化接收及脉冲压缩处理系统的软硬件实现方案,完成了系统的A/D变换硬件电路的设计、基于FPGA的中频数字化接收机的硬件实现以及脉冲压缩系统在ADSP-TS101上的功能实现。

王震[8](2008)在《风云一号接收系统载波恢复与系统实现研究》文中认为本文主要研究风云一号接收系统载波恢复及系统实现。由于目前风云一号接收系统大多数采用模拟或半数字化解调方式,这种解调方式存在抗噪性能差且不利于系统集成和升级的缺点,因此本文提出一种易于FPGA实现的全数字解调方案。该解调方案采用PCI总线方式实现数据存储,比当前风云一号接收系统常用的ISA总线方式存储速率更高且与当前计算机主板兼容性更好。根据项目要求,本文首先设计全数字解调系统方案,并在此基础上对经典的载波恢复自同步算法进行仿真,其中着重讨论了环路滤波器系数Kp、Ki对载波恢复性能的影响;通过仿真得到最佳滤波器系数,将其应用于系统仿真平台及系统实现。其次,搭建系统平台,在完成系统仿真,证明方案的可行性基础上,进行系统硬件电路设计。最后,对解调卡进行了整体性能测试,通过使用不同的数据信号源,分别对解调卡误码性能、稳定性、可靠性以及对业务卫星的解调性能进行了系统测试。测试结果证明了此全数字解调系统的可行性,且解调性能良好。

李应希[9](2007)在《数字信道化接收机系统设计及硬件实现》文中认为现代电子战场的电磁环境越来越复杂多变,对电子侦察设备提出了宽带化、数字化、软件化、高截获率的要求,数字信道化接收机成为电子侦察接收机的发展方向。本文为了能够更好地适应信息化战场的需求,针对现代电子战中的通信侦收问题,基于软件无线电理论,提出了一种实用的数字信道化侦察接收机实现方案,设计并实现了一个灵活、标准、模块化的硬件平台,在此硬件平台上通过软件编程来截获多种类通信信号。该方案优势在于可以同时处理多个信号,实时性好,截获概率高,软件化,灵活通用并可以有效解决模拟信道化接收产生的信道不均衡问题。本文对基于软件无线电理论的数字信道化接收机技术进行了研究,包括AD、DDC基本理论,多速率信号处理理论,多相滤波器组理论,推导了多相滤波器组信道化接收机数学模型。结合项目侦察接收的背景和系统要求,提出了完整、可行的系统方案,包括数据流分析、算法设计等,在方案上考虑了多模式动态配置,多相滤波器多相因子和子信道带宽可以动态变换,使系统更能适应多变、被动的侦察接收要求。在综合考虑成本、体积和通用性的基础上,提出了多通道的系统硬件方案,在单块电路板上实现三通道模拟信号的接收和处理,减小了总机的体积和成本;通过CPCI机箱实现板间互连,CPCI总线规范的使用,增强了通用性。分析系统对器件的需求,完成器件选型,主要使用的器件有:AD6654,FPGA:EP1S30,DSP:TS201。完成了硬件设计和测试。完成了FPGA各功能模块代码设计和硬件功能验证,对AD6654进行了功能调试。经验证,该硬件平台可以完成预定功能,满足侦察接收机系统需求。

赵文亮[10](2007)在《地面数字电视融合方案接收机的同步系统的设计与实现》文中指出本项目完成的是中国地面数字电视融合方案接收机同步系统的FPGA设计与实现。以Stratix系列的EP1S80F1020C5 FPGA为基础构建了主硬件处理平台。系统中数字下变频、高阶匹配滤波器和整个系统同步都是基于FPGA硬件设计实现的。本文首先介绍了数字电视的发展现状,融合方案发端系统的整体结构、融合方案接收机系统概述。第三章重点介绍了基于FPGA的基带变换的设计,包括数字下变频DDC和匹配滤波器两部分。第四章详细介绍了融合方案接收机同步系统的算法分析和结构设计,根据融合方案发端信号帧结构的特点分析和探讨了时域同步算法,包括符号同步、采样同步和频率同步,同时提出了可变PN帧头模式下的相位匹配过程。第五章简单介绍了残余频偏估计和校正的原理和硬件设计,给出了理论仿真。第六章给出了整个接收机前端系统的板级调试结果。我在项目中完成的工作主要有:1.阅读相关文献资料,了解中国地面数字电视融合方案的整体结构和原理。2.建立系统发端模型和信道模型,供接收端仿真。3.完成了数字下变频、匹配滤波器、符号同步、采样同步和频率同步的算法设计和仿真。4.完成了残余频偏估计和校正的算法设计和硬件代码编写5.完成了整个融合方案接收机前端系统的功能仿真、分析和验证。6.完成了整个系统同步的板级调试。

二、一种基于STRATIX EP1S25的数字下变频器(论文开题报告)

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

三、一种基于STRATIX EP1S25的数字下变频器(论文提纲范文)

(1)某型HF通信设备SDR技术应用研究与实现(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 研究背景与意义
    1.2 国内外研究现状
        1.2.1 国外研究现状
        1.2.2 国内研究现状
    1.3 论文主要内容
    1.4 论文组织结构
第二章 HF收发系统设计理论
    2.1 短波通信系统理论
        2.1.1 通信系统模型
        2.1.2 短波信道接收系统
        2.1.3 短波信道发射系统
    2.2 接收模块结构
        2.2.1 超外差式接收机
        2.2.2 HF接收机数字化
    2.3 发射模块结构
        2.3.1 直接变频发射机
    2.4 无线收发系统性能指标
        2.4.1 增益
        2.4.2 噪声系数
        2.4.3 接收灵敏度
        2.4.4 动态范围
        2.4.5 互调
    2.5 HF收发信机比较方案
    2.6 本章小结
第三章 HF收发系统总体设计方案
    3.1 需求分析
    3.2 HF收发信机总体设计方案
        3.2.1 HF收发信机硬件设计方案
        3.2.2 HF收发信机软件设计方案
    3.3 SDR设计关键器件选型
    3.4 本章小结
第四章 HF收发系统具体设计实现
    4.1 HF接收机设计方案
        4.1.1 数字抽取滤波器
        4.1.2 直接抽取滤波器
        4.1.3 模/数变换
        4.1.4 过采样技术
        4.1.5 带通采样技术
        4.1.6 并行A/D转换
        4.1.7 动态范围设计
    4.2 HF激励器设计方案
        4.2.1 设计优点
        4.2.2 设计方案
        4.2.3 硬件研制方案
    4.3 HF系统软件设计方案
        4.3.1 AM的解调、调制方法
        4.3.2 SSB的解调、调制方法
        4.3.3 CW的解调、调制方法
        4.3.4 信号电平估计
        4.3.5 判决反馈均衡器的实现
    4.4 本章小结
第五章 测试结果与分析
    5.1 测试规范
    5.2 测试结果
        5.2.1 接收部分测试
        5.2.2 发射部分测试
    5.3 软件仿真
    5.4 本章小结
第6章 结论与展望
    6.1 本文工作总结
    6.2 未来工作的展望
致谢
参考文献
攻读硕士期间的研究成果
附录A 本课题研究实现部分源代码

(2)基于FPGA的TD-SCDMA数字基站中频接收机的研究(论文提纲范文)

摘要
Abstract
第1章 绪论
    1.1 研究背景及意义
    1.2 数字中频接收机的研究
        1.2.1 软件无线电
        1.2.2 软件无线电接收机结构
    1.3 数字接收机的国内外研究现状
        1.3.1 国内研究现状
        1.3.2 国外研究现状
    1.4 研究工作及论文安排
第2章 数字中频理论
    2.1 信号采样理论
        2.1.1 低通采样定理
        2.1.2 带通采样定理
    2.2 多抽样率信号处理
        2.2.1 整数倍内插
        2.2.2 整数倍抽取
        2.2.3 分数倍内插抽取
    2.3 本章小结
第3章 TD-SCDMA 数字基站中频接收机的设计
    3.1 高速数据采集
        3.1.1 A/D 的技术指标
        3.1.2 A/D 的选择原则
    3.2 数字下变频器
        3.2.1 数控振荡器(NCO)
        3.2.2 级联积分梳状(CIC)滤波器
        3.2.3 半带(HB)滤波器
        3.2.4 有限脉冲响应(FIR)滤波器
    3.3 自动增益环路
        3.3.1 自动增益控制(AGC)
        3.3.2 重采样滤波器(RSF)
        3.3.3 坐标变换(COC)
        3.3.4 自动增益环路设计与仿真
    3.4 本章小结
第4章 系统综合测试
    4.1 系统软件运行平台
        4.1.1 开发环境介绍
        4.1.2 编程语言选择
    4.2 系统硬件测试平台
        4.2.1 硬件设计平台
        4.2.2 系统结构设计
    4.3 系统测试
        4.3.1 测试环境
        4.3.2 测试结果
        4.3.3 FPGA 综合报告
    4.4 本章小结
结论
参考文献
攻读硕士学位期间发表的论文和获得的科研成果
致谢

(3)基于FPGA的相控天线阵控制电路的设计与实现(论文提纲范文)

摘要
Abstract
第一章 绪论
    1.1 课题背景及意义
    1.2 相控天线阵及其国内外发展现状
    1.3 本文的研究内容和章节安排
    本章小结
第二章 相控阵控制电路整体方案设计
    2.1 相控阵相位控制电路方案设计
        2.1.1 数字下变频模块设计方案
        2.1.2 相位控制电路模块
    2.2 相控天线阵控制电路的相关理论
        2.2.1 Nyquist 采样定理
        2.2.2 数字信号的正交变换理论
        2.2.3 整数倍抽取
    本章小结
第三章 相控电路中数字下变频模块的设计与实现
    3.1 可编程下变频模块
        3.1.1 CORDIC 算法
        3.1.2 基于CORDIC 算法的可编程下变频模块的设计与实现
    3.2 级联积分梳状滤波器的FPGA 实现
        3.2.1 级联积分梳状滤波器
        3.2.2 级联积分梳状滤波器的FPGA 实现
    3.3 半带滤波器的FPGA 实现
        3.3.1 半带滤波器
        3.3.2 分布式算法及其结构
        3.3.3 半带滤波器的FPGA 实现
    3.4 FIR 滤波器
        3.4.1 改进的分布式算法结构
        3.4.2 基于改进分布式算法的FIR 滤波器的FPGA 实现
    本章小结
第四章 相位控制模块的设计与实现
    4.1 相位控制电路各模块的设计
    4.2 四单元天线阵相位控制电路的FPGA 实现
    4.3 相控阵控制电路的顶层电路仿真
    本章小结
结论
参考文献
攻读硕士学位期间发表的学术论文
致谢

(4)基于FPGA的扩频信号快速捕获电路设计与实现(论文提纲范文)

0 引言
1 扩频信号快速捕获的基本原理
2 扩频信号快速捕获电路的设计实现
    2.1 数字下变频
    2.2 数字相关器
    2.3 载波DCO
    2.4 伪码DCO
    2.5 相位控制逻辑
3 硬件仿真与结果分析
    1) 载波DCO电路仿真波形
    2) 码DCO电路仿真波形
    3) 相位控制逻辑产生波形
    4) 实测相关峰值图
4 结论

(5)软件无线电数字下变频组成模块的研究与分析(论文提纲范文)

摘要
Abstract
1. 绪论
    1.1 研究背景
    1.2 国内外研究现状
    1.3 本文主要研究内容
2 数字下变频技术理论基础
    2.1 信号采样理论
        2.1.1 基本信号采样理论——NYQUIST 采样定理
        2.1.2 带通信号采样理论
        2.1.3 软件无线电中的宽带中频采样理论
    2.2 多速率信号处理理论
        2.2.1 抽取
        2.2.2 整数倍内插
        2.2.3 抽样率的分数倍变换
        2.2.4 抽取内插器的实时处理结构——多相滤波结构
    2.3 采样率变换的多级实现
    2.4 本章小结
3 数字下变频电路实现结构及实现方式
    3.1 数字下变频电路的实现结构
        3.1.1 基于数字混频正交变换的实现结构
        3.1.2 基于多相滤波的实现方式
    3.2 数字下变频的实现方式
        3.2.1 DDC+DSP 并行处理组合方式
        3.2.2 参数化ASIC+DSP 组合方式
        3.2.3 FPGA 实现方式
        3.2.3.1 FPGA 概述
        3.2.3.2 FPGA 芯片EP1S20 简介
    3.3 本章小结
4 数字下变频模块的研究与分析
    4.1 数字下变频原理与算法
        4.1.1 数字信号的希尔伯特(HILBERT)变换
        4.1.2 数字混频原理及正交混频变换结构
        4.1.3 数字下变频的特点及性能分析
    4.2 数控振荡器(NCO)的设计与性能分析
        4.2.1 基于查找表的NCO 传统设计方法
        4.2.1.1 查找表NCO 的工作原理及结构
        4.2.1.2 查找表NCO 的FPGA 实现与仿真
        4.2.2 基于CORDIC 算法的改进NCO 设计与性能分析
        4.2.2.1 CORDIC 算法的基本原理
        4.2.2.2 基于CORDIC 算法的NCO 实现结构
        4.2.2.3 CORDIC 方式NCO 性能分析及参数选取
        4.2.3 CORDIC 方式的NCO 设计
        4.2.3.1 参数设置及MATLAB 仿真
        4.2.3.2 CORDIC 方式NCO 的FPGA 实现与仿真
    4.3 本章小结
5 多速率转换高效滤波器组模块的研究与分析
    5.1 积分梳状(CIC)滤波器研究与设计
        5.1.1 CIC 滤波器的基本理论
        5.1.2 CIC 滤波器性能分析及设计
        5.1.3 多级CIC 滤波器的FPGA 实现
    5.2 半带抽取滤波器研究与设计
        5.2.1 半带滤波器的基本理论
        5.2.2 半带滤波器模块的设计
        5.2.2.1 多级2~M 倍抽取半带滤波器的设计要求
        5.2.2.2 半带滤波器实际设计参数的选取
        5.2.3 半带滤波器的FPGA 实现方法
        5.2.3.1 乘累加器与乘积之和
        5.2.3.2 分布式算法(DA)的相关原理
        5.2.3.3 DA 算法的基本形式
        5.2.3.4 普通DA 算法结构的FPGA 实现与仿真
        5.2.3.5 高阶FIR 滤波器DA 算法FPGA 实现的改进结构
    5.3 本章小结
6 结论
    6.1 总结
    6.2 后期工作展望
参考文献
作者攻读硕士期间完成的学术论文目录
致谢

(6)双通道数字接收机的设计与实现(论文提纲范文)

摘要
ABSTRACT
第1章 绪论
    1.1 研究背景
    1.2 国内外数字接收机的发展现状
    1.3 本文的主要工作
    1.4 本文的主要内容
第2章 中频数字接收机的基本理论
    2.1 侦察接收机通信接收机之间的区别
    2.2 采样定理
        2.2.1 Nyquist采样定理
        2.2.2 带通采样定理
    2.3 数字下变频技术
        2.3.1 正交变换的基本原理
        2.3.2 I信道与Q信道的不平衡性
    2.4 数字滤波器设计
        2.4.1 积分梳状(CIC)滤波器
        2.4.2 半带滤波器
    2.5 本章小结
第3章 中频数字接收机的系统结构设计
    3.1 设计方案的选择
        3.1.1 应用ADC直接在射频端进行模数变换方案
        3.1.2 零中频方案
        3.1.3 宽带中频数字化方案
        3.1.4 系统设计方案选择
    3.2 中频数字接收机系统方案设计
        3.2.1 系统设计要求
        3.2.2 系统框图及功能详解
    3.3 元器件的选择
        3.3.1 FPGA的选择
        3.3.2 A/D采样芯片的选择
        3.3.3 其他元器件的选择
    3.4 本章小结
第4章 系统硬件设计与实现
    4.1 系统电源设计
        4.1.1 FPGA电源设计
        4.1.2 AD9230电源设计
        4.1.3 时钟电源设计
    4.2 时钟电路设计
    4.3 AD外围电路设计
        4.3.1 变压器电路设计
        4.3.2 运算放大器电路设计
    4.4 FPGA及其外围电路设计
        4.4.1 FPGA与AD9230的连接
        4.4.2 FPGA配置电路设计
    4.5 接口电路设计
    4.6 电路板设计
        4.6.1 FPGA电路
        4.6.2 ADC电路
        4.6.3 电源电路
        4.6.4 时钟电路
        4.6.5 其它设计注意事项
    4.7 本章小结
第5章 数字接收机的FPGA程序设计
    5.1 FPGA设计流程
    5.2 FPGA内部总体电路结构
        5.2.1 需要完成的功能
        5.2.2 电路结构图
    5.3 FPGA内部各功能模块的实现
        5.3.1 芯片配置模块
        5.3.2 混频电路设计
        5.3.3 FIR滤波电路
        5.3.4 相位提取电路
    5.4 本章小结
第6章 硬件调试及系统测试
    6.1 系统硬件测试
        6.1.1 电源及时钟等电路的测试
        6.1.2 FPGA部分的测试
        6.1.3 AD9230部分的测试
    6.2 系统功能测试
        6.2.1 测试工具(SignalTap Ⅱ)简介
        6.2.2 测试方法
        6.2.3 系统测试
    6.3 本章小结
结论
参考文献
攻读硕士学位期间发表的论文和取得的科研成果
致谢
附录

(7)中频采样数字信号处理实现技术(论文提纲范文)

摘要
Abstract
第1章 绪论
    1.1 课题来源及研究的目的和意义
    1.2 国内外在该方向的研究现状及分析
        1.2.1 FPGA+DSP结构在雷达系统的应用
        1.2.2 软件无线电在现代雷达中的应用
    1.3 论文主要研究内容
第2章 中频数字化接收及脉冲压缩的理论
    2.1 信号采样理论
        2.1.1 Nyquist采样定理
        2.1.2 带通信号采样定理
    2.2 数字混频正交变换理论
    2.3 DDC中的滤波和抽取理论
    2.4 数字化计算机算法
        2.4.1 数字化计算机算法的表示
        2.4.2 分布式算法
    2.5 LFM信号脉冲压缩理论
        2.5.1 LFM信号的时域和频域特性
        2.5.2 LFM信号的脉冲压缩
        2.5.3 LFM信号距离旁瓣抑制方法
    2.6 本章小结
第3章 系统方案设计与仿真
    3.1 系统结构
    3.2 采样率的确定
    3.3 NCO的设计
    3.4 滤波器设计
    3.5 脉冲压缩设计
    3.6 系统仿真
    3.7 本章小结
第4章 中频数字化系统硬件平台
    4.1 高速A/D变换模块设计
        4.1.1 A/D变换原理
        4.1.2 ADC性能指标
        4.1.3 AD9225 芯片简介
        4.1.4 AD9225 外围接口电路设计
    4.2 FPGA概述与应用
    4.3 信号处理器结构与特点
    4.4 本章小结
第5章 中频数字化系统软硬件实现
    5.1 数字化中频接收机的FPGA实现
        5.1.1 系统结构框图
        5.1.2 NCO及混频的具体实现
        5.1.3 低通滤波器的实现
        5.1.4 波形存储模块的设计与实现
    5.2 脉冲压缩的实现
    5.3 系统调试及结果
        5.3.1 数字中频系统仿真与功能验证
        5.3.2 脉冲压缩性能测试
        5.3.3 系统硬件实物图
    5.4 本章小结
结论
参考文献
致谢

(8)风云一号接收系统载波恢复与系统实现研究(论文提纲范文)

摘要
Abstract
第一章 绪论
    1.1 风云一号气象卫星的发展概况
    1.2 风云一号D 星的技术特点与应用
        1.2.1 D 星的技术特点
        1.2.2 D 星气象资料的应用
    1.3 本文的主要工作与结构
第二章 气象卫星通信系
    2.1 通信系统的组成
    2.2 通信系统调制与解调
        2.2.1 偏移BPSK 调制解调原理
        2.2.2 偏移BPSK 相干解调系统性能
    2.3 本章小结
第三章 系统方案设计与载波恢复算法仿真
    3.1 全数字解调系统方案设计
    3.2 载波恢复算法仿真
        3.2.1 频偏对系统的影响
        3.2.2 面向判决估计算法
        3.2.3 自适应调整环路带宽参数的DD 算法
        3.2.4 扫频算法
    3.3 接收系统仿真平台的搭建
    3.4 本章小结
第四章 解调系统硬件平台电路设计
    4.1 系统方案的完善
    4.2 系统硬件电路设计
        4.2.1 核心处理器部分
        4.2.2 电源和时钟部分
        4.2.3 模拟放大部分
        4.2.4 A/D 转换部分
        4.2.5 计算机PCI 接口部分
    4.3 系统硬件电路调试
    4.4 部分功能模块FPGA 实现
        4.4.1 自动增益控制(AGC)模块
        4.4.2 曼彻斯特译码模块FPGA 实现
        4.4.3 串/并转换模块FPGA 实现
        4.4.4 BPSK“倒相”解决模块FPGA 实现
    4.5 本章小结
第五章 解调系统性能测试与分析
    5.1 矢量信号发生器产生信号源
    5.2 信号源为模拟卫星源
    5.3 信号源为FY-1D 业务卫星
    5.4 本章小节
第六章 结束语
致谢
参考文献
作者在读期间的研究成果
附录
    附录A 解调卡可靠性和稳定性测试
    附录B 解调卡误码率测试
    附录C 风云一号D 星红外云图及可见光云图

(9)数字信道化接收机系统设计及硬件实现(论文提纲范文)

摘要
ABSTRACT
第一章 绪论
    1.1 课题背景及意义
    1.2 侦察接收机发展状况
    1.3 本文主要工作
第二章 数字信道化接收机模型及理论
    2.1 信号采样理论及技术
    2.2 数字下变频(DDC)技术
    2.3 软件无线电数字接收机理论及数学模型
第三章 系统结构设计
    3.1 该系统应用背景及系统需求
    3.2 系统方案设计
    3.3 FPGA 选型
    3.4 DSP 选型
    3.5 AD6654 的选用
    3.6 CPCI 总线技术的使用
    3.7 外部存储器的选择
第四章 硬件电路设计及测试
    4.1 系统电源设计
    4.2 FPGA 及其外围电路设计
    4.3 DSP 及其外围电路设计
    4.4 AD6654 及其外围电路设计
    4.5 硬件测试
第五章 系统接口及控制模块的实现
    5.1 FPGA 内部模块设计及实现
    5.2 AD6654 的配置和调试
    5.3 调试结论
第六章 全文总结
致谢
参考文献
附录
攻硕期间取得的研究成果

(10)地面数字电视融合方案接收机的同步系统的设计与实现(论文提纲范文)

摘要
Abstract
第一章 引言
    1.1 数字电视的优势和特点
    1.2 地面数字电视广播的基本需求
    1.3 国外地面数字电视传输的现状
    1.4 国内地面数字电视传输的发展概况
    1.5 本文的结构和侧重点
第二章 融合方案系统概述
    2.1 融合方案发送端系统概述
        2.1.1 融合方案发送端总体结构
        2.1.2 融合方案的OFDM 数据帧结构
        2.1.2.1 信号帧及其结构
        2.1.2.2 系统信息
        2.1.3 OFDM 符号及 RF 信号
    2.2 地面数字电视广播的信道特征
    2.3 融合方案接收机系统概述
    2.4 STRATIX 系列 FPGA 及 QUARTUSII 介绍
        2.4.1 Stratix 系列 FPGA 介绍
        2.4.2 Quartus II 工具介绍
        2.4.3 FPGA 设计方法及开发流程
        2.4.3.1 FPGA 设计方法
        2.4.3.2 FPGA 开发流程
    2.5 本章小结
第三章 融合方案接收机基带变换的设计
    3.1 DDC 的设计
        3.1.1 DDC 的基本原理
        3.1.2 DDC 的设计实现
        3.1.2.1 相位累加器模块
        3.1.2.2 CORDIC 乘法器模块
        3.1.3 DDC 的仿真验证
    3.2 匹配滤波器的设计
        3.2.1 平方根升余弦滚降滤波器的原理
        3.2.1.1 硬件实现算法介绍
        3.2.1.2 硬件结构设计
        3.2.2 匹配滤波器的实际性能分析
    3.3 本章小结
第四章 融合方案接收机同步系统的设计
    4.1 算法分析
        4.1.1 频率同步
        4.1.2 采样和符号联合同步
        4.1.3 相位匹配
        4.1.4 滤波器
        4.1.5 算法仿真
    4.2 结构设计
        4.2.1 本地相关
        4.2.2 峰值相位检测
        4.2.3 频率同步工作模式控制
        4.2.4 相位匹配
    4.3 硬件仿真
    4.4 本章小结
第五章 残余频偏估计和校正
    5.1 CPE 的校正原理
    5.2 CPE 校正的硬件框图
    5.3 CPE 校正效果图
    5.4 本章小结
第六章 板级调试
    6.1 硬件连接
    6.2 调试结果
        6.2.1 功能调试
        6.2.2 性能调试
    6.3 资源消耗
    6.4 本章小结
第七章 结论
参考文献
致谢
附录
个人简历、在学期间的研究成果及发表的学术论文

四、一种基于STRATIX EP1S25的数字下变频器(论文参考文献)

  • [1]某型HF通信设备SDR技术应用研究与实现[D]. 段明远. 电子科技大学, 2014(03)
  • [2]基于FPGA的TD-SCDMA数字基站中频接收机的研究[D]. 辛艳. 沈阳理工大学, 2011(01)
  • [3]基于FPGA的相控天线阵控制电路的设计与实现[D]. 韩雪. 大连交通大学, 2010(04)
  • [4]基于FPGA的扩频信号快速捕获电路设计与实现[J]. 王伟,焦健,蔡鹤皋. 弹箭与制导学报, 2009(05)
  • [5]软件无线电数字下变频组成模块的研究与分析[D]. 黄鹦. 扬州大学, 2009(12)
  • [6]双通道数字接收机的设计与实现[D]. 步麟. 哈尔滨工程大学, 2009(S1)
  • [7]中频采样数字信号处理实现技术[D]. 李木飞. 哈尔滨工业大学, 2008(S2)
  • [8]风云一号接收系统载波恢复与系统实现研究[D]. 王震. 西安电子科技大学, 2008(01)
  • [9]数字信道化接收机系统设计及硬件实现[D]. 李应希. 电子科技大学, 2007(03)
  • [10]地面数字电视融合方案接收机的同步系统的设计与实现[D]. 赵文亮. 电子科技大学, 2007(06)

标签:;  ;  ;  ;  ;  

基于STRATIX EP1S25的数字下变频器
下载Doc文档

猜你喜欢